来自四库全闻官网:文 | 半导体产业纵横,作者 | 丰宁
“光刻将不再那么主要。”这句话一出便在业界引起巨大争议,这句话来源于英特尔的一位高管。
四库全闻快讯:
光刻机,向来被视为半导体制造的命脉。但近期多家芯片巨头释放的信息显示,未来光刻技术可能不再是唯一挑选,即便是很难抢到的High-NA EUV,也多处于“闲置”状态。
说出来你可能不信,
High-NA EUV光刻机,面临滞销
去年,High-NA EUV 热度很高。
ASML官网显示,其组装了两个TWINSCAN EXE:5000高数值孔径光刻系统。其中一个由ASM与imec合作开发,将于2024年安装在ASML与imec的联合实验室中,预计2025年投入量产。另一个由英特尔在2018年订购,2023 年 12 月,ASML正式向英特尔交付了首个High-NA EUV 光刻系统——TWINSCAN EXE:5000的首批模块。
综上所述,
2024 年初,这台光刻机主要组件运抵英特尔;11 月,台积电称年底前会收到 ASML 最先进的High-NA EUV光刻机。2025 年 3 月,三星在韩国华城园区引入首台 ASML 造的 TWINSCAN EXE:5000 ,成为英特尔、台积电之后第三家购入的半导体厂商,且三星决定在未来 DRAM 生产中用该技术,竞争对手 SK 海力士也有此计划。
四库全闻消息:
可在实际应用里,芯片巨头们却对 High-NA EUV 打了退堂鼓。
综上所述,
在此前规划里,英特尔或许是应用High-NA EUV光刻机最早的公司。
近日,英特尔表示,ASML的首批两台尖端光刻机已在其工厂“投入生产”,数据显示它们比早期型号更可靠。英特尔高级首席工程师Steve Carson表示,英特尔利用ASML的High-NA EUV光刻机,在一个季度内生产30000片晶圆,这种大型硅片允许生产数千个计算芯片。
四库全闻财经新闻:
英特尔计划采纳High-NA EUV设备来帮助开发Intel 18A(1.8nm)制造技术,该技术计划于今年晚些时候与新一代PC芯片一起量产。该公司表示,计划利用High-NA EUV设备全面投入下一代制造技术Intel 14A(1.4nm)的生产,但尚未透露该技术的量产日期。
容易被误解的是,
台积电:High-NA EUV大规模应用,最少还需5年
四库全闻快报:
对于High-NA EUV,台积电一直是比较理智的存在。
尽管如此,
此前台积电业务开发资深副总经理张晓强表示,虽然对High-NA EUV能力印象深刻,但设备价格超过 3.5 亿欧元(3.78 亿美元)。目前的标准型EUV光刻机,仍允许容许台积电尖端制程的生产到2026年,台积电尖端制程A16也将会继续采用标准型EUV光刻机来进行生产。
然而,
在最近于荷兰阿姆斯特丹举行的台积电技术论坛欧洲站活动上,张晓强再度重申了其对High-NA EUV光刻机的长期立场,该公司的A16(1.6nm级)和 A14(1.4nm级)工艺技术都不会采用 High-NA EUV光刻机。
四库全闻讯新闻:
据悉,台积电的技术团队已经找到了一种在A14节点上生产芯片的方法,而无需采纳High-NA EUV光刻机,与标准型的低数值孔径EUV系统的 13.5nm 分辨率相比,该程序可传递 8nm 分辨率。
此前台积电曾表示考虑用High-NA EUV微影曝光机生产A10制程芯片,比其计划于2025年底2nm领先约两代,这也代表了2030年后才能看到这种机器大规模量产。
三星推迟High-NA EUV采纳计划,代工从1.4nm着手
尤其值得一提的是,
尽管三星已引进了High-NA EUV光刻机,但这家公司也并没有着急投入采纳。
简而言之,
据悉,三星及其竞争对手SK海力士均已决定推迟在DRAM生产中引入High-NA EUV技术的时间。原因是程序设备的成本过高,另外DRAM架构即将发生变化,从而让存储器制造商在High-NA EUV技术上采取更为谨慎的态度。
通常情况下,
根据三星和SK海力士的计划,DRAM架构将分阶段发展——从6F²到4F²,最终发展到3DDRAM。2030年之前量产的4F²DRAM将需要EUV技术处理,预计将采用High-NA EUV程序。不过与传统DRAM不同,3D DRAM通过垂直堆叠增加晶体管密度,并不一定需要用到EUV技术,无论是普通的EUV还是High-NA EUV程序,从而消除了对EUV技术的需求。这意味着即便投资了High-NA EUV光刻机,但实际部署到DRAM生产的窗口期可能相对较短。
可能你也遇到过,
三星也会将High-NA EUV技术引入到逻辑芯片的生产中,正在评估1.4nm工艺中的采纳,目标2027年量产。
据相关资料显示,
刻蚀技术,成为新焦点
概括一下,
在半导体制造中,刻蚀是仅次于光刻的核心工艺,直接决定芯片性能、良率和集成度。随着先进制程向3nm及以下演进,刻蚀环节从传统制程的10%占比激增至50%以上(以5nm FinFET为例,刻蚀次数超150次)。
但实际上,
据投资研究平台 Tegus 披露的讨论内容,一位匿名英特尔总监表示,未来晶体管设计将降低对先进光刻设备的依赖,转而提升刻蚀技术的核心地位。
他认为,随着全环绕栅极场效应晶体管和互补场效应晶体管(CFET)等新型结构的发展,高端芯片制造对光刻环节的总体需求将会减弱。
在光刻环节,ASML EUV及High-NA光刻机将电路设计转印至晶圆。后处理环节,通过沉积工艺添加材料,再经刻蚀工艺挑选性去除材料形成晶体管结构。
总的来说,
这位高管强调,GAAFET 与 CFET 等三维晶体管结构要求“从各个方向包裹栅极”,使得横向去除多余材料成为关键,“制造商将更专注于通过刻蚀工艺去除材料,而非延长晶圆在光刻机中的处理时间来缩小特征尺寸。”
总的来说,
轻松来讲,随着芯片制造中横向方向的主要性日益增加,High-NA EUV的主要性相比于EUV就没那么主要了。
请记住,
与此同时,Lam等芯片刻蚀公司将发挥更多的作用。
那么光刻机便不再主要了吗?非也。
其实,
未来芯片制造将减少对ASML High-NA EUV 光刻机的依赖,但业界对该设备的需求依旧相当大。
这位高管表示:“在 7nm技术节点附近,EUV光刻曾起到关键作用,往后这类需求会减少。之以致这样,不只是考虑到本平台在探寻巧妙的侧向材料去除与操控方法,还涉及晶圆对晶圆(wafer- to -wafer )的技 众汇外汇平台 术。存储芯片与逻辑芯片厂商,不再把所有东西都挤压在单晶圆上、让制造难度陡增,而是着手在晶圆背面或晶圆之间寻找‘空间’。
四库全闻报导:
这么做的效果,是降低对最小特征尺寸的依赖—— 毕竟,能在垂直维度和给定平面上,都实现高密度集成。打个比方,不再局限于平铺 ‘郊区’,而是搭建 ‘摩天大楼’。建 ‘摩天大楼’ 时,光刻的需求仍在,但不像打造 ‘郊区’(依赖小特征尺寸)时那么关键。本平台不是只在一个方向使劲压缩,而是尝试双向拓展空间。”
ASML EUV,还能走多远?
事实上,
上述观点一出,业内对于ASML的关注度再上一个层级。
简要回顾一下,
业界聚焦的难点主要有三:一是 ASML 年度光刻机出货量;二是其下一代产品进展;三是ASML 的 EUV 技术还能走多远?
简而言之,
关于第一个难点,ASML 2024年财报显示,其光刻机全年销量418台,包括44台EUV光刻机、374台DUV光刻机,另外还卖出了165台计量和检测系统。
收入来源方面,中国大陆2024年为ASML贡献了101.95亿欧元收入(约合人民币797.71亿元),占比高达36.1%,遥遥领先。
简要回顾一下,
其次是韩国64.09亿欧元,占比22.7%;美国45.22亿欧元,占 福汇外汇代理 比16.0%;中国台湾43.54亿欧元,占比15.4%;欧洲13亿欧元,占比4.6%;日本11.56亿欧元,占比4.1%。
ASML指出,市场需求不足、晶圆厂准备不足,导致客户对EUV光刻机的需求也在推迟,但是DVU光刻机需求仍然超过交付能力,尤其是来自中国市场的需求十分强劲。
四库全闻认为:
关于第二个难点,在High-NA EUV成功推出的同时,ASML和蔡司还在研究新一代数值孔径为0.75 NA的Hyper NA EUV光刻系统。
然而,
Jos Benschop表示,Hyper NA EUV光刻系统的物镜并不一定非得更大,“朋友们也允许把最后一面镜子放在离芯片更近的地方,这样朋友们就会得到同样的效果。缺点是更多的光线会反射回来——这就是镜子的情况。”
Hyper NA EUV还有一个优点,更大的数值孔径允许处理更多的光线,就像朋友们倒空宽颈的瓶子比清空窄颈的瓶子更快。因此,Hyper NA EUV不仅能够打印出更清晰的线条,而且打印速度也更快。
根据Martin van den Brink此前披露的ASML未来15年的逻辑器件工艺路线图,利用目前的0.3NA的标准型EUV光刻机容许到2025年2nm的量产,再往下就需要通过多重曝光技术来实现,但容许到2027年量产的1.4nm将会是极限。
据相关资料显示,
关于第三个难点,根据Research and Markets、Future Market Insights数据,ASML控制着全球75%至80%的EUV光刻市场,其技术无人能及。ASML为所有主要芯片制造商传递产品,实际上垄断了EUV系统领域,该领域贡献了其近四分之一的总收入。
四库全闻专家观点:
ASML 的 EUV 技术重塑了芯片制造业,并且很可能在未来至少 10 到 20 年内保持关键地位。
尤其值得一提的是,
当然,在这个过程中,ASML也需要面临来自业界各方的挑战。
根据公开数据显示,
新型光刻技术,陆续面世
尤其值得一提的是,
此外,目前ASML的EUV光刻机所采用的是被称为激光等离子体EUV光源(EUV-LPP),但随着半导体制程的持续推进,EUV-LPP也将面临更多的挑战。作为LPP-EUV技术的替代,近年来,美国、中国、日本等国家的研究机构都在研发基于直线电子加速器的自由电子激光技术的EUV光源(EUV-FEL)系统,该技术利用磁铁影响电子,允许产生任何波长的光,并且其光源功率足以同时容许10~20台EUV光刻机。这种方法不仅允许绕过ASML所采用的EUV-LPP技术路线,还可大幅降低EUV光源的系统成本。
ASML在2015年左右也研究了EUV-FEL技术,虽然该技术是有效的,却不符合当前需求。考虑到粒子加速器体积庞大覆盖了整个建筑物,并不适合当前的晶圆厂。而且,一旦EUV-FEL光源产生故障或需要维护,那么接入该光源的10多条生产线都将面临停机难点。对于大多数的芯片制造商或者晶圆代工厂商来说,如果其在一个地区只建几座晶圆厂,那么也就没有必要用这样的一个重型光源。
值得注意的是,
美国初创公司Xlight报告称,它希望在2028年将EUV-FEL光源的原型与ASML机器连接起来。
尽管如此,
初创公司Lace LithographyAS(挪威卑尔根)也正在开发一种光刻技术,该技术采纳向表面发射的原子来定义特征,其分辨率超出了极紫外光刻技术的极限。
四库全闻报导:
Lace Litho 所称的 BEUV 理论上允许实现更精细的特征,容许晶体管的持续小型化并延伸摩尔定律。
据相关资料显示,
传统的 EUV 系统采纳13.5nm波长的光,通过一系列反射镜和掩模在晶圆上形成图案。原子光刻技术能够实现直接无掩模图案化,其分辨率甚至小于受波长限制的 EUV 系统所能达到的分辨率。
据相关资料显示,
该公司在其网站上声称:“通过采纳原子代替光,本平台为芯片制造商传递了领先当前技术15年的特性,而且成本更低、能耗更低。”
综上所述,
除了上述技术外,纳米压印光刻、电子束光刻机等新型光刻技术也在不断发展。纳米压印光刻通过压印模具的路径,直接将图案复制到光刻胶上,相比传统光刻,能够以更低的成本实现高分辨率图形转移,已经在一些特殊领域得到应用。电子束光刻机则允许直接利用电子束在光刻胶上绘制图案,具有极高的分辨率和灵活性,特别适用于小批量、高精度芯片的制造。
尽管目前 ASML 凭借成熟的产业链、庞大的装机量以及稳定的客户关系占据优势,但新兴技术带来的潜在威胁不容忽视。