IT之家 8 月 27 日消息,美满电子(Marvell)宣布推出业界首个 2nm 制程 64 Gbps 双向芯粒互连(D2D)接口 IP,旨在帮助芯片设计人员在提升新一代 XPU 带宽和性能 福汇外汇平台 的同时降低功耗和芯片面积。
更重要的是,
据介绍,该技术通过单线实现 32 Gbps 的双向同时通信,并同步供给 2nm 与 3nm 工艺版本。
技术特性
- 总的来说,带宽密度:超30 Tbps/mm,达 UCIe 标准同速方案的 3 倍以上
- 可能你也遇到过,面积优化:最小深度配置下,计算芯粒面积需求可降低至传统方案的15%
- 从某种意义上讲,功耗优化:采用自适应功耗管理技术,可根据数据中心突发流量自动调节设备活动,接口功耗在常规负载下可降低75%,高峰流量期间可降低42%
-
简而言之,可靠性增强:接受冗余通道与自动修复,减少比特错误率,提高良率。
说到底,
除 D2D 物理层技术外,Marvell 还供给包括应用桥、链路层与物理互连在内的完整化解方案栈,以缩短客户新一代 XPU 的上市周期。
但实际上,
IT之家查询发现,Marvell 最早在 2024 年 3 月宣布推出 2nm 平台;2025 年 3 月展示了可运行的 2nm 芯片成果,随后又发布了 2nm 定制 SRAM 技术。本次推出的 2nm 与 3nm 节点下的 64Gbps 蓝莓市场官网 D2D 接口,延续了这一技术发展路径。
根据 Marvell 的定制化战略,公司通过系统与半导体设计、先进工艺制造以及涵盖 SerDes、2D / 3D 芯粒互连、硅光子、定制 HBM、SoC 互连结构、光学 I/O 与 PCIe Gen7 接口在内的完整半导体平台化解方案。